logo
Enviar mensaje
productos
PRODUCTS DETAILS
Hogar > Productos >
8 sistema del megapíxel del interfaz 2 del canal DVR SoC SDRAM en un microprocesador HI3531RFCV100

8 sistema del megapíxel del interfaz 2 del canal DVR SoC SDRAM en un microprocesador HI3531RFCV100

MOQ: 10pcs
Precio: Negociable
Standard Packaging: bandeja
Delivery Period: 2-3días
Payment Method: T / T, Western Union
Supply Capacity: 4500PCS
Información detallada
Lugar de origen
China
Nombre de la marca
HISILICON
Certificación
Rosh
Número de modelo
HI3531RFCV100
Tamaño corporal:
27 milímetros x 27 milímetros (1,06 adentro. x 1,06 adentro.)
echada de la bola:
0,8 milímetros (0,03 adentro.)
Paquete:
RoHS, EDHS-PBGA
Temperatura de funcionamiento:
0°C (32°F) t~ 70°C (158°F)
Resaltar:

cámara móvil soc

,

Cámara IP Soc

Product Description

HI3531RFCV100 8 canal H.265 DVR SoC

 

Escrito del procesador del CODIFICADOR-DECODIFICADOR de Hi3531D V100 H.265

Especificaciones dominantes
Base del procesador
gigahertz dual-core de A9@1.4 del ARM Cortex de z
− Yo-escondrijo del L1 de 32 KB, D-escondrijo del L1 de 32 KB
escondrijo del KB L2 del − 256
NEÓN del − y FPU
Protocolos video de la codificación/el descifrar
perfil principal de z H.265, nivel 5,0 que codifica
perfil principal de z H.265, nivel 5,1 que descifra
línea de fondo/tubería/alto nivel de z H.264, nivel 5,1 que codifica
línea de fondo/tubería/alto nivel de z H.264, nivel 5,2 que descifra
SP de z MPEG-4, el descifrar de L0-L3/ASP L0-L5
línea de fondo de z MJPEG/JPEG
Codificación video/el descifrar
codificación y el descifrar de la multi-corriente de z H.265/H.264&JPEG
codificación del JPEG de los fps de los fps H.265/H.264 decoding+8x1080p@2 de los fps H.265/H.264 encoding+8x1080p@30 de los fps H.265/H.264 encoding+8xD1@30 de 8x1080p@30 del −
fps H.265/H.264 encoding+16xD1@30 de 16x720p@30 del −
fps de los fps H.265/H.264 encoding+16x720p@30
Codificación del JPEG de los fps de H.265/H.264 decoding+16x720p@2
fps de los fps H.265/H.264 encoding+16x960H@30 de los fps H.265/H.264 encoding+32xCIF@30 de 32x960H@30 del −
JPEG de los fps de H.265/H.264 decoding+32x960H@2
codificación
modo constante de (CBR) de la tasa de bits de z, modo variable de (VBR) de la tasa de bits, modo de FIXQP, tasa de bits variable adaptante (AVBR)
modo, y modo de QpMap
máximo de z tasa de bits de la salida de 40 mbit/s
codificación del ROI de z
codificación Color-a-gris de z

Interfaces de la memoria
interfaces de 32 bits de z dos DDR3 SDRAM
Canales duales del −
− ODT
Capacidad máxima del − de 3 GB
− de 8 bits dos CSs del flash del − NAND del interfaz del flash de z NAND
− SLC o MLC
ECC del − 8-/24-/40-/64-bit (basado en bloque de datos de 1 KB)
interfaz del flash de z SPI NOR/NAND
flash del − 1-/2-/4-wire SPI NOR/NAND

8 sistema del megapíxel del interfaz 2 del canal DVR SoC SDRAM en un microprocesador HI3531RFCV100 0

 

Q1. ¿Cuál es sus términos del embalaje?

A: Generalmente, embalamos nuestras mercancías en cajas blancas neutrales y cartones marrones. Si usted ha registrado legalmente patente, podemos embalar las mercancías en sus cajas calificadas después de conseguir sus letras de la autorización.

 

Q2. ¿Cuál es su MOQ?

A: ¡Le proporcionamos pequeño MOQ para cada artículo, él dependemos su orden concreto!

 

Q3. ¿Usted prueba o comprueba todas sus mercancías antes de entrega?

A: Sí, tenemos prueba del 100% y comprobamos todas las mercancías antes de entrega.

 

Q4: ¿Cómo usted hace nuestro largo plazo del negocio y buena relación?

Guardamos buena calidad y el precio competitivo para asegurar a nuestros clientes se beneficia;

Respetamos a cada cliente como nuestro amigo y nosotros hacemos sinceramente negocio y hacemos a amigos con ellos, él no somos algo que puede ser substituido.

 

Q5: ¿Cómo entrarnos en contacto con?
A: ¡Envíe sus detalles en el abajo, tecleo de la investigación “ahora envían "!!!

 

8 sistema del megapíxel del interfaz 2 del canal DVR SoC SDRAM en un microprocesador HI3531RFCV100 1

productos
PRODUCTS DETAILS
8 sistema del megapíxel del interfaz 2 del canal DVR SoC SDRAM en un microprocesador HI3531RFCV100
MOQ: 10pcs
Precio: Negociable
Standard Packaging: bandeja
Delivery Period: 2-3días
Payment Method: T / T, Western Union
Supply Capacity: 4500PCS
Información detallada
Lugar de origen
China
Nombre de la marca
HISILICON
Certificación
Rosh
Número de modelo
HI3531RFCV100
Tamaño corporal:
27 milímetros x 27 milímetros (1,06 adentro. x 1,06 adentro.)
echada de la bola:
0,8 milímetros (0,03 adentro.)
Paquete:
RoHS, EDHS-PBGA
Temperatura de funcionamiento:
0°C (32°F) t~ 70°C (158°F)
Cantidad de orden mínima:
10pcs
Precio:
Negociable
Detalles de empaquetado:
bandeja
Tiempo de entrega:
2-3días
Condiciones de pago:
T / T, Western Union
Capacidad de la fuente:
4500PCS
Resaltar

cámara móvil soc

,

Cámara IP Soc

Product Description

HI3531RFCV100 8 canal H.265 DVR SoC

 

Escrito del procesador del CODIFICADOR-DECODIFICADOR de Hi3531D V100 H.265

Especificaciones dominantes
Base del procesador
gigahertz dual-core de A9@1.4 del ARM Cortex de z
− Yo-escondrijo del L1 de 32 KB, D-escondrijo del L1 de 32 KB
escondrijo del KB L2 del − 256
NEÓN del − y FPU
Protocolos video de la codificación/el descifrar
perfil principal de z H.265, nivel 5,0 que codifica
perfil principal de z H.265, nivel 5,1 que descifra
línea de fondo/tubería/alto nivel de z H.264, nivel 5,1 que codifica
línea de fondo/tubería/alto nivel de z H.264, nivel 5,2 que descifra
SP de z MPEG-4, el descifrar de L0-L3/ASP L0-L5
línea de fondo de z MJPEG/JPEG
Codificación video/el descifrar
codificación y el descifrar de la multi-corriente de z H.265/H.264&JPEG
codificación del JPEG de los fps de los fps H.265/H.264 decoding+8x1080p@2 de los fps H.265/H.264 encoding+8x1080p@30 de los fps H.265/H.264 encoding+8xD1@30 de 8x1080p@30 del −
fps H.265/H.264 encoding+16xD1@30 de 16x720p@30 del −
fps de los fps H.265/H.264 encoding+16x720p@30
Codificación del JPEG de los fps de H.265/H.264 decoding+16x720p@2
fps de los fps H.265/H.264 encoding+16x960H@30 de los fps H.265/H.264 encoding+32xCIF@30 de 32x960H@30 del −
JPEG de los fps de H.265/H.264 decoding+32x960H@2
codificación
modo constante de (CBR) de la tasa de bits de z, modo variable de (VBR) de la tasa de bits, modo de FIXQP, tasa de bits variable adaptante (AVBR)
modo, y modo de QpMap
máximo de z tasa de bits de la salida de 40 mbit/s
codificación del ROI de z
codificación Color-a-gris de z

Interfaces de la memoria
interfaces de 32 bits de z dos DDR3 SDRAM
Canales duales del −
− ODT
Capacidad máxima del − de 3 GB
− de 8 bits dos CSs del flash del − NAND del interfaz del flash de z NAND
− SLC o MLC
ECC del − 8-/24-/40-/64-bit (basado en bloque de datos de 1 KB)
interfaz del flash de z SPI NOR/NAND
flash del − 1-/2-/4-wire SPI NOR/NAND

8 sistema del megapíxel del interfaz 2 del canal DVR SoC SDRAM en un microprocesador HI3531RFCV100 0

 

Q1. ¿Cuál es sus términos del embalaje?

A: Generalmente, embalamos nuestras mercancías en cajas blancas neutrales y cartones marrones. Si usted ha registrado legalmente patente, podemos embalar las mercancías en sus cajas calificadas después de conseguir sus letras de la autorización.

 

Q2. ¿Cuál es su MOQ?

A: ¡Le proporcionamos pequeño MOQ para cada artículo, él dependemos su orden concreto!

 

Q3. ¿Usted prueba o comprueba todas sus mercancías antes de entrega?

A: Sí, tenemos prueba del 100% y comprobamos todas las mercancías antes de entrega.

 

Q4: ¿Cómo usted hace nuestro largo plazo del negocio y buena relación?

Guardamos buena calidad y el precio competitivo para asegurar a nuestros clientes se beneficia;

Respetamos a cada cliente como nuestro amigo y nosotros hacemos sinceramente negocio y hacemos a amigos con ellos, él no somos algo que puede ser substituido.

 

Q5: ¿Cómo entrarnos en contacto con?
A: ¡Envíe sus detalles en el abajo, tecleo de la investigación “ahora envían "!!!

 

8 sistema del megapíxel del interfaz 2 del canal DVR SoC SDRAM en un microprocesador HI3531RFCV100 1

Mapa del Sitio |  Políticas de privacidad | Buena calidad de China circuitos integrados electrónicos Proveedor. © de Copyright 2019-2025 Shenzhen Hongxinwei Technology Co., Ltd . Todos los derechos reservados.