MOQ: | 10PCS |
Precio: | Negociable |
Standard Packaging: | 2500PCS/REEL |
Delivery Period: | 2-3days |
Payment Method: | T/T, Western Union |
Supply Capacity: | 50000pcs |
El cambio del contador 74HCT595D registra salida serial de la alta de ruido de la disipación de energía baja del Cmos entrada serial de 8 bits de la inmunidad o paralela de 8 bits
descripción 1.General
El 74HC595; 74HCT595 es un de 8 bits serial-en/registro de cambio serial o paralelo-hacia fuera con un storageregister y 3 salidas del estado. El cambio y el registro de almacenamiento tienen relojes separados. Los devicefeatures una entrada serial (DS) y una salida serial (Q7S) para permitir la conexión en cascada y a SR. entrada del asynchronousreset. UN PUNTO BAJO en SR. reajustará el registro de cambio. Los datos se desplazan en Bajo--HIGHtransitions de la entrada de SHCP. Los datos en el registro de cambio se transfieren al registeron del almacenamiento una Bajo-a-ALTA transición de la entrada de STCP. Si ambos relojes están conectados juntos, el shiftregister será siempre un impulso de reloj delante del registro de almacenamiento. Los datos en los registerappears del almacenamiento en la salida siempre que la salida permita la entrada (OE) son BAJOS. UN ALTO en OE hace theoutputs asumir un Apagado-estado de alta impedancia. La operación de la entrada de OE no afecta al thestate de los registros. Las entradas incluyen los diodos de la abrazadera. Esto permite el uso de las entradas limitadoras actuales del interfaz del resistorsto a los voltajes superior a VCC
2.Features y ventajas
gama de 2,0 a 6,0 V del voltaje de fuente del ide
• Disipación de energía baja del Cmos
• Alta inmunidad de ruido
• entrada serial de 8 bits
• salida serial o paralela de 8 bits
• Registro de almacenamiento con 3 salidas del estado
• Registro de cambio con el claro directo
• 100 megaciclos (típicos) del cambio de frecuencia hacia fuera
• El funcionamiento del cierre-para arriba excede 100 mA por clase de JESD 78 II B llano• Cumple con estándares de JEDEC: • JESD8C (2,7 V a 3,6 V)
• JESD7A (2,0 V a 6,0 V)
• Niveles de introducción de datos:
• Para 74HC595: Nivel del Cmos
• Para 74HCT595: Nivel de TTL
• Protección del ESD: • HBM JESD22-A114F excede 2000 V
• El milímetro JESD22-A115-A excede 200 V
• Opciones múltiples del paquete
• Especificado a partir del °C la -40 al °C +85 y a partir del °C la -40 al °C +125
3.Applications
conversión de datos Serial-a-paralela
Registro que se sostiene teledirigido
configuración 4.Pin para SOT109-1 (SO16) andSOT403-1 (TSSOP16)
MOQ: | 10PCS |
Precio: | Negociable |
Standard Packaging: | 2500PCS/REEL |
Delivery Period: | 2-3days |
Payment Method: | T/T, Western Union |
Supply Capacity: | 50000pcs |
El cambio del contador 74HCT595D registra salida serial de la alta de ruido de la disipación de energía baja del Cmos entrada serial de 8 bits de la inmunidad o paralela de 8 bits
descripción 1.General
El 74HC595; 74HCT595 es un de 8 bits serial-en/registro de cambio serial o paralelo-hacia fuera con un storageregister y 3 salidas del estado. El cambio y el registro de almacenamiento tienen relojes separados. Los devicefeatures una entrada serial (DS) y una salida serial (Q7S) para permitir la conexión en cascada y a SR. entrada del asynchronousreset. UN PUNTO BAJO en SR. reajustará el registro de cambio. Los datos se desplazan en Bajo--HIGHtransitions de la entrada de SHCP. Los datos en el registro de cambio se transfieren al registeron del almacenamiento una Bajo-a-ALTA transición de la entrada de STCP. Si ambos relojes están conectados juntos, el shiftregister será siempre un impulso de reloj delante del registro de almacenamiento. Los datos en los registerappears del almacenamiento en la salida siempre que la salida permita la entrada (OE) son BAJOS. UN ALTO en OE hace theoutputs asumir un Apagado-estado de alta impedancia. La operación de la entrada de OE no afecta al thestate de los registros. Las entradas incluyen los diodos de la abrazadera. Esto permite el uso de las entradas limitadoras actuales del interfaz del resistorsto a los voltajes superior a VCC
2.Features y ventajas
gama de 2,0 a 6,0 V del voltaje de fuente del ide
• Disipación de energía baja del Cmos
• Alta inmunidad de ruido
• entrada serial de 8 bits
• salida serial o paralela de 8 bits
• Registro de almacenamiento con 3 salidas del estado
• Registro de cambio con el claro directo
• 100 megaciclos (típicos) del cambio de frecuencia hacia fuera
• El funcionamiento del cierre-para arriba excede 100 mA por clase de JESD 78 II B llano• Cumple con estándares de JEDEC: • JESD8C (2,7 V a 3,6 V)
• JESD7A (2,0 V a 6,0 V)
• Niveles de introducción de datos:
• Para 74HC595: Nivel del Cmos
• Para 74HCT595: Nivel de TTL
• Protección del ESD: • HBM JESD22-A114F excede 2000 V
• El milímetro JESD22-A115-A excede 200 V
• Opciones múltiples del paquete
• Especificado a partir del °C la -40 al °C +85 y a partir del °C la -40 al °C +125
3.Applications
conversión de datos Serial-a-paralela
Registro que se sostiene teledirigido
configuración 4.Pin para SOT109-1 (SO16) andSOT403-1 (TSSOP16)